Composants critiques pour les systèmes sur puce L’objectif de ce projet est de concevoir des outils de CAO et des méthodologies de conception de systèmes qui répondraient à certains des besoins urgents en matière de construction de systèmes sur puce évolutifs et économes en énergie. Tout d’abord, les techniques et circuits de gestion d’horloge sont étudiés, en mettant l’accent sur les applications à faible consommation d’énergie. Des gestionnaires d’horloge innovants, y compris des diviseurs d’horloge dynamiques et des VCO reconfigurables, seront construits. Les méthodologies de conception au niveau du système pour l’utilisation de l’horloge contrôlée dynamiquement seront examinées. Deuxièmement, le problème du couplage des substrats sera abordé. Nous développerons un macromodèle basé sur la tessellation de Voronoï, construirons des méthodes actives pour la suppression des interférences et produirons plusieurs circuits expérimentaux pour mesurer le couplage et valider les modèles développés. Troisièmement, les mémoires intégrées seront optimisées en termes de rendement, de fiabilité et de testabilité. La solution optimale sera construite en silicium. Quatrièmement, des cœurs de traitement de réseau intégrés seront conçus. Une implémentation basée sur FPGA optimisée pour IP sur SONET/ATM, utilisant le protocole MPLS (Multiprotocol Label Switching), sera construite.